Sigrity2015破解版是款功能非常强大的仿真产品;它是由Cadence公司研发推出,新的版本更新了仿真流程,还对USB进行支持,使电源的完整性也得到了仿真的优化,大大的一高了产品的创建时间,增强PCB设计、分析方法、是非常理想的多千兆接口;软件的基于SPICE的模拟器和二维、三维结构等的提取嵌入式领域,使用也非常简单,操作也方便,是款非常值得信赖的软件,需要的朋友赶快将软件下载来使用试试吧!
关于Cadence
Cadence公司成就全球电子设计创新,并在创建当今集成电路和电子产品中发挥核心作用。客户采用Cadence的软件,硬件,IP和服务,设计和验证尖端半导体器件,消费电子产品,网络和通讯设备以及计算机系统。该公司总部设在加利福尼亚州圣何塞市均设有销售办事处,设计中心和研究设施,世界各地以服务于全球电子产业。
软件功能
一、新产品和功能
1.升级的串行链路分析流程
2.优化设计流程
3.升级的三维互连建模
4.升级串行链路分析流程,加速时间通过合规测试
(1)新的ibis-ami建模技术以业界公认的均衡算法和基于向导的图形界面提供了一个快速方便ibis-ami模型的建立。在两层,使本公司严格工具模型创作,而另一个创造适合任何ibis-ami兼容的仿真模型。
(2)新的切割和缝合模型提取技术允许分割长的串行链接的部分,应使用3D全波和部分,可以使用混合提取技术建模。由此产生的模型中提取的十倍严格的三维全波提取率95%的速度。
(3)新的USB 3.1(2代)确认满足10Gbps接口要求合规套件。
本公司systemsi™技术
Sigrity PowerSI®技术
Sigrity PowerSI 3D EM提取选项
二、PCB设计与电源完整性工程师之间的优化设计流程
1.新的交叉探测DC分析报告文件和快板®编辑画布之间
2.批直流分析直接从快板编辑帆布可用
3.回顾以前产生的直流分析报告文件从快板编辑画布
(1)本公司的PI基
(2)Sigrity PowerDC™技术
软件特色
加速时间设计成功,同时降低终端产品成本
约束驱动的流程中提供了前置和后置布局的信号完整性分析
直接读写到Allegro PCB及IC封装设计数据库
执行各种各样的SI分析
早期发现设计错误,增加一次成功
快速,早期设置的过程中准确的约束
通过提高解决空探测的产品性能
探索在最初阶段替代拓扑
从信号拓扑生成S参数或分析S参数格式信号
生成的串扰估算表来提高设计效率
验证多板和芯片封装电路板信号路径
安装方法
1、下载文件找到"Setup.exe"双击运行,进入软件安装向导界面;
2、进入软件安装向导界面,点击Next;
3、选择文件安装的类型,点击Next;
4、选择文件安装的位置,建议安装在D盘,点击Next;
5、文件已经安装完成,点击Finish;
使用方法
与Cadence集成®快板® PCB及IC封装设计,编辑和路由技术,快板Sigrity公司™SI提供先进的SI分析前和布局后。在设计周期的早期工作允许“假设”场景中探索,设置更精确的设计限制,并减少设计迭代。
Sigrity公司的Allegro SI直接读写,为快速,准确的积分结果的快板PCB及IC封装设计数据库。它提供了一个基于SPICE的模拟器以及二维和三维结构的提取嵌入式领域的解算器。它支持晶体管级和行为的I / O模型,包括电源感知IBIS 5.0模型生成。并行总线和串行通道架构可以探讨预布局,为所有相关的信号进行综合分析比较的替代品,或布局后。
新的“削减和缝合”技术的特点是通过使用混合动力和3D全波场解算器的混合快十倍创建精确的信道模型的能力。以最少的人工干预,串行链路信道可以被划分为多个部分,解决了与自动缝合在一起成一个单一的互连模式。快速模式萃取技术使工程师能够权衡各种信号路由和层过渡战略,仍然满足严格的时间到市场需求。
∨ 展开